- 陈杰
- 吴启迪
- 陈虹
- 陈启军
- 王峻
- 李莉
- 岳继光
- 许维胜
- 肖辉
- 汪镭
- 徐立鸿
- 张皓
- 王祝萍
- 董怡
- 葛泉波
- 何斌
- 康琦
- 雷金龙
- 李修贤
- 刘成菊
- 邱雷
- 舒少龙
- 王磊
- 王中杰
- 吴江枫
- 衣鹏
- 朱芳来
- 岑峰
- 董璐
- 董延超
- 郭亚峰
- 李雪峰
- 林国义
- 马小峰
- 潘登
- 沈润杰
- 石繁槐
- 宋梦譞
- 苏永清
- 徐和根
- 许春权
- 姚静
- 尹慧琳
- 尤鸣宇
- 余有灵
- 袁洪良
- 张伟
- 张长柱
- 赵霞
- 周洪钧
- 陈勇臻
- 黄超
- 李刚
- 李蓉艳
- 刘畅
- 齐鹏
- 王晓年
- 王志鹏
- 吴继伟
- 张志明
- 周艳敏
- 孙世琳
- 屠天洁
- 闫鹏
- 赵迪
- 梁舒
- 李锐华
- 蒋烁
- 程斌
- 孟淼
- 孟敏
- 李翔
- 李瑞萍
- 任倩
- 王宇雷
- 范睿
- 程书明
- 史淼晶
- 许佳
- 马磊
- 蒋永康
- 宋越
- 李俨
- 叶伟
- 龚炜
- 郭露露
- 姚帅寓
- 丁玉隆
- 印真
- 尚骏
- 薛梦奇
- 李王明卉
- 易新蕾
- 于青云
- Shumaila
- 操锟
- 周远强
-
吴江枫
-
职称:教授
职务:
学科/部门:控制工程与管理工程专业,控制理论与控制工程
电子邮箱: jfwu@tongji.edu.cn
办公电话: 13761751019
-
研究方向
集成电路设计,通信系统与芯片,电子设计自动化
学生接待时间
个人简介与工作经历
吴江枫,1995年获清华大学学士,2002年获美国卡内基梅隆(Carnegie Mellon University)大学博士。2003年至2015年在美国博通(Broadcom)公司从事通信集成电路研究,担任技术副总监。2016年起担任同济大学电子与信息工程学院教授。IEEE高级会员,现任IEEE CICC会议技术程序委员会成员和IEEE ICTA会议技术程序委员会成员。
主要研究方向为混合信号集成电路与通信芯片,是全频段捕获(Full-Band Capture)技术的创始人之一。拥有15项美国获批专利,发表论文27篇,被引用过千次。近5年在IEEE JSSC,ISSCC,VLSI和CICC四个集成电路领域水平最高的期刊会议发表论文10篇。曾获ADI杰出学生设计师奖,Broadcom CEO成就奖等。
研究方向:集成电路设计,通信芯片
科研与教学
代表论文:
1.Jiangfeng Wu, G. Cusmai, A. Wei-Te Chou, et al., “A 2.7mW/Channel 48-to-1000MHz Direct Sampling Full-Band Cable Receiver”, IEEE Journal of Solid-State Circuits, Vol.51, No.4, 2016, pp.845 – 859.
2.Jiangfeng Wu, Acer Wei-Te Chou, Tianwei Li, et al., “A 4GS/s 13b Pipelined ADC with Capacitor and Amplifier Sharing in 16nm CMOS”, 2016 IEEE International Solid-State Circuits Conference (ISSCC), pp.466-467, February 1-4, 2016.
3.M. Brandolini, Jiangfeng Wu, et al., “A 5GS/s 150mW 10b SHA-Less Pipelined/SAR Hybrid ADC in 28nm CMOS”, IEEE Journal of Solid-State Circuits, Vol.50, No.12, 2015, pp.2922 – 2934.
4.Jiangfeng Wu, Chun-Ying Chen, et al., “A 240-mW 2.1-GS/s 52dB-SNDR Pipeline ADC Using MDAC Equalization”, IEEE Journal of Solid-State Circuits, Vol.48, No.8, 2013, pp.1818 – 1828.
5.Jiangfeng Wu, A. Wei-Te Chou, et al., “A 5.4GS/s 12b 500mW Pipeline ADC in 28nm CMOS”, 2013 Symposium on VLSI Circuits (VLSI), pp.92-93, June 12-14, 2013, Kyoto, Japan.
6.Chun-Ying Chen, Jiangfeng Wu, et al., “A 12-Bit 3 GS/s Pipeline ADC With 0.4mm2 and 500mW in 40nm Digital CMOS”, IEEE Journal of Solid-State Circuits, Vol.47, No.4, 2012, pp.1013 – 1021.
7.Jiangfeng Wu and L.R. Carley, “Electromechanical Delta-Sigma Modulation with High-Q Micromechanical Accelerometers and Pulse Density Modulated Force Feedback”, IEEE Transactions on Circuits and Systems I, Vol.53, No.2, Feb, 2006.
8.Jiangfeng Wu, G.K. Fedder and L.R. Carley, “A Low-Noise Low-Offset Capacitive Sensing Amplifier for a 50-g/√Hz Monolithic CMOS MEMS Accelerometer”, IEEE Journal of Solid-State Circuits, Vol.39, No.5 , 2004, pp.722 – 730.
备注 :博/硕导
社会兼职